基于FPGA频率计设计.docx

  • 需要金币2000 个金币
  • 资料目录论文助手 > 大学本科 > 科技学院 >
  • 转换比率:金钱 X 10=金币数量, 例100元=1000金币
  • 论文格式:Word格式(*.doc)
  • 更新时间:2021-01-31
  • 论文字数:9615
  • 课题出处:(蓝色花瓣)提供原创资料
  • 资料包括:完整论文

支付并下载

摘要:FPGA的全拼是Field-Programmable Gate Array,意思为现场可编程门阵列,是一种基于CPLD,GLA,PAL基础上发展起来的编程方式,而且随着工艺的不断提高,芯片内部开始可以容纳上百万个晶体管,FPGA芯片的规模也随之越来越大,实现的功能越来越多,同时也实现了系统的集成。EDA的全拼是Electronics Design Automation,它的中文名为电子设计自动化,是一种技术,可以在FPGA芯片上构造自己需要的电路,EDA技术主要包括VerilogHDL代码和VHDL代码,仿真、综合,其中VerilogHDL代码和VHDL代码合称为硬件描述语言。

频率计又称数字频率计,是一种基本的测量仪器,作用是测量正弦波,方波或其它周期性变化的信号,随着时代的发展,频率计的设计也在逐步发展,变得更加复杂,更加多样化,本文将使用Verilog HDL代码来实现频率计的设计。

关键词:FPGA;EDA;VerilogHDL;频率计

 

目录

摘要

ABSTRACT

第一章  绪论-1

1.1课题的研究背景-1

1.2国内外研究现状及发展趋势-2

第二章应用技术的原理与介绍-3

2.1EDA技术-3

2.1.1EDA技术有什么特点-3

2.1.2EDA技术设计的优点-3

2.1.3硬件描述语言-3

2.2FPGA介绍-3

2.2.1FPGA的基本结构-4

2.2.2FPGA芯片的设计-4

2.3频率的测量方法与原理-4

2.3.1电桥法-5

2.3.2谐振测频法-5

2.3.3频率—电压转换测频法-6

2.3.4比较法测频-6

2.3.5脉冲计数法测频-6

第三章电路的总体设计-7

3.1硬件整体介绍-7

3.2芯片介绍-8

3.2电源模块-8

3.3信号整形模块-9

3.4锁存器模块-9

3.5门控模块-9

3.6计数器模块-9

3.7译码显示模块-9

3.8Quartus II软件-11

3.9Quartus II应用-11

3.10测试结果-12

3.11本章总结-13

结束语-15

致谢-16

参考文献-17


支付并下载

提示:本站支持手机(IOS,Android)下载论文,如果手机下载不知道存哪或打不开,可以用电脑下载,不会重复扣费