摘要: 本系统基于FPGA实现了扫频仪中扫频信号源的设计,系统包括独立式键盘、单片机、FPGA、D/A转换、功放电路和液晶显示等模块。其主要工作原理是以单片机来完成DDS频率字的计算,控制FPGA使其产生一个可变频率的正弦信号。本系统由键盘录入指令,单片机为控制核心,DDS模块来产生信号,然后通过D/A对其转换,再经由运放与功放组成的功率放大模块来得到所需的信号并由一块LCD液晶来显示输出的波形信息。本次设计的低频扫频仪扫频信号源系统,能够快速有效的产生出任务所需的信号,并且采用材料简单,成本低廉,调试方便,避免了传统扫频信号源体积庞大,结构复杂,价格昂贵等方面不足。
关键词:单片机 FPGA 直接数字式频率合成
目录
摘要
ABSTRACT
1 引言-1
1.1课题背景及意义-1
1.2课题设计的工作目标-1
2系统方案设计-2
3 DDS工作原理-3
4 系统硬件模块设计-5
4.1 单片机最小应用系统设计-5
4.2键盘电路模块-5
4.3 LCD液晶电路模块-6
4.4 D/A数模转换模块-7
4.5 LC滤波电路模块-7
4.6功率放大模块-8
5 系统软件电路设计-10
5.1 FPGA程序电路模块-10
5.2 单片机系统程序软件模块-11
6系统调试-13
6.1上电前的调试-13
6.2上电后的调试-13
7 总结-14
参考文献-15
致谢-16